TDF8532BHH/N3 NXP
Dostępny
TDF8532BHH/N3 NXP
Jadłodajnie
n
Jednoukładowy kontroler LCD i sterownik do 640 elementów
n
Możliwość wyboru konfiguracji napędu płyty montażowej: statyczna lub multipleksowanie na 2, 3 lub 4 płytach montażowych
n
Napędy 160 segmentowe:
u
Do 80 7-segmentowych znaków numerycznych
u
Do 42 14-segmentowych znaków alfanumerycznych
u
Dowolna grafika do 640 elementów
n
Może być łączony kaskadowo do dużych zastosowań LCD (możliwe do 2560 elementów)
n
160
×
4-bitowa pamięć RAM do przechowywania danych wyświetlacza
n
Programowalna programowo częstotliwość ramki w krokach co 5 Hz w zakresie od 60 Hz do
90 Hz
n
Szeroki zakres zasilania LCD: od 2,5 V dla niskoprogowych wyświetlaczy LCD i do 8,0 V dla niskoprogowych wyświetlaczy LCD
Wyświetlacze LCD gościa-gospodarza i wysokoprogowe (samochodowe) skręcone nematyczne wyświetlacze LCD
n
Wewnętrzna generacja polaryzacji wyświetlacza LCD z wtórnika napięciowego
n
Możliwość wyboru konfiguracji odchylenia wyświetlacza: statyczna,
1
⁄
2
lub
1
⁄
3
n
Szeroki zakres zasilania: od 1,8 V do 5,5 V
n
Wyświetlacz LCD i zasilacze logiczne mogą być oddzielone
n
Niski pobór mocy, zazwyczaj: I
DD
= 4
μ
A, I
DD(LCD)
= 40
μ
A
n
400 kHz I
2
Interfejs C-bus
n
Automatyczne przyrostowe ładowanie danych wyświetlania ponad granicami podadresów urządzeń
n
Wszechstronne tryby
n
Kompatybilny z technologią Chip-On-Glass (COG)
n
Przełączanie banku pamięci wyświetlacza w trybie napędu statycznego i dupleksowego
n
Brak komponentów zewnętrznych
n
Wykonane w procesie CMOS z bramką krzemową
n
Dwa zestawy wyjść płyty montażowej dla optymalnych konfiguracji COG aplikacji
PCF8532
Uniwersalny sterownik LCD do niskich szybkości multipleksów
Wersja 1 — 10 lutego 2009
Karta danych produktu
Jadłodajnie
n
Jednoukładowy kontroler LCD i sterownik do 640 elementów
n
Możliwość wyboru konfiguracji napędu płyty montażowej: statyczna lub multipleksowanie na 2, 3 lub 4 płytach montażowych
n
Napędy 160 segmentowe:
u
Do 80 7-segmentowych znaków numerycznych
u
Do 42 14-segmentowych znaków alfanumerycznych
u
Dowolna grafika do 640 elementów
n
Może być łączony kaskadowo do dużych zastosowań LCD (możliwe do 2560 elementów)
n
160
×
4-bitowa pamięć RAM do przechowywania danych wyświetlacza
n
Programowalna programowo częstotliwość ramki w krokach co 5 Hz w zakresie od 60 Hz do
90 Hz
n
Szeroki zakres zasilania LCD: od 2,5 V dla niskoprogowych wyświetlaczy LCD i do 8,0 V dla niskoprogowych wyświetlaczy LCD
Wyświetlacze LCD gościa-gospodarza i wysokoprogowe (samochodowe) skręcone nematyczne wyświetlacze LCD
n
Wewnętrzna generacja polaryzacji wyświetlacza LCD z wtórnika napięciowego
n
Możliwość wyboru konfiguracji odchylenia wyświetlacza: statyczna,
1
⁄
2
lub
1
⁄
3
n
Szeroki zakres zasilania: od 1,8 V do 5,5 V
n
Wyświetlacz LCD i zasilacze logiczne mogą być oddzielone
n
Niski pobór mocy, zazwyczaj: I
DD
= 4
μ
A, I
DD(LCD)
= 40
μ
A
n
400 kHz I
2
Interfejs C-bus
n
Automatyczne przyrostowe ładowanie danych wyświetlania ponad granicami podadresów urządzeń
n
Wszechstronne tryby
n
Kompatybilny z technologią Chip-On-Glass (COG)
n
Przełączanie banku pamięci wyświetlacza w trybie napędu statycznego i dupleksowego
n
Brak komponentów zewnętrznych
n
Wykonane w procesie CMOS z bramką krzemową
n
Dwa zestawy wyjść płyty montażowej dla optymalnych konfiguracji COG aplikacji
PCF8532
Uniwersalny sterownik LCD do niskich szybkości multipleksów
Wersja 1 — 10 lutego 2009
Karta danych produktu
Upewnij się, że Twoje dane kontaktowe są poprawne. Twój wiadomość będzie być wysyłane bezpośrednio do odbiorcy (odbiorców) i nie będą być publicznie wyświetlane. Nigdy nie będziemy dystrybuować ani sprzedawać Twoich osobisty informacji osobom trzecim bez Twoja wyraźna zgoda.