S9S12DG12F1MFUE NXP
Dostępny
S9S12DG12F1MFUE NXP
• HCS12 Core – 16-bitowy procesor HCS12 i. W górę kompatybilny z M68HC11 zestawem instrukcji ii. Stos przerwań i model programisty identyczny jak M68HC11 iii.20-bit ALU iv. Kolejka instrukcji v. Ulepszone adresowanie indeksowane – MEBI (Multiplexed External Bus Interface) – MMC (Module Mapping Control) – INT (Interrupt control) – BKP (Breakpoints) – BDM (Background Debug Module) • CRG (Generator zegara i resetowania) – Wybór niskoprądowego oscylatora Colpittsa lub standardowego oscylatora Pierce'a – PLL – COP watchdog – przerwanie w czasie rzeczywistym – monitor zegara • Porty 8-bitowe i 4-bitowe z funkcją przerwań Podręcznik użytkownika urządzenia — 9S12DT128DGV2/D V02.16 26 Freescale Semiconductor – Filtrowanie cyfrowe – Programowalny spust zbocza narastającego lub opadającego • Pamięć – 128K Flash EEPROM – 2K bajtów EEPROM – 8K bajtów RAM • Dwa 8-kanałowe przetworniki analogowo-cyfrowe – rozdzielczość 10-bitowa – Możliwość zewnętrznego wyzwalania konwersji • Trzy moduły kompatybilne z oprogramowaniem CAN 2.0 A, B o przepustowości 1 M na sekundę – Pięć odbiorczych i trzy nadawcze – Elastyczny filtr identyfikatorów programowalny jako 2 x 32 bity, 4 x 16 bitów lub 8 x 8 bitów – Cztery oddzielne kanały przerwań dla Rx, Tx, błąd i budzenie – Funkcja wybudzania filtra dolnoprzepustowego – Pętla zwrotna do operacji autotestu • Ulepszony zegar przechwytywania – 16-bitowy licznik główny z 7-bitowym preskalerem – 8 programowalnych kanałów przechwytywania lub porównywania wyjść wejściowych – Cztery 8-bitowe lub dwa 16-bitowe akumulatory impulsów • 8 kanałów PWM – Programowalny okres i cykl pracy – 8-bitowy 8-kanałowy lub 16-bitowy 4-kanałowy – Oddzielna kontrola dla każdej szerokości impulsu i cyklu pracy – Wyjścia wyrównane centralnie lub do lewej – Programowalna logika wyboru zegara o szerokim zakresie częstotliwości – Wejście szybkiego wyłączania awaryjnego – Możliwość wykorzystania jako wejścia przerwań • Interfejsy szeregowe – Dwa asynchroniczne interfejsy komunikacji szeregowej (SCI) – Dwa synchroniczne szeregowe interfejsy peryferyjne (SPI) – Byteflight • Podręcznik użytkownika urządzenia Byte Data Link Controller (BDLC) — 9S12DT128DGV2/D V02.16 Freescale Semiconductor 27 • Interfejs sieciowy transmisji danych SAE J1850 klasy B — kompatybilny i zgodny z ISO dla niskich prędkości (<125 Kbps) Serial Data Communications in Automotive Applications • Inter-IC Bus (IIC) – Compatible with I2C Bus standard – Multi-master operation – Software programmable for one of 256 different serial clock frequencies • 112-Pin LQFP and 80-Pin QFP package options – I/O lines with 5V input and drive capability – 5V A/D converter inputs – Operation at 50MHz equivalent to 25MHz Bus Speed – Development support – Single-wire background debug™ mode – On-chip hardware breakpoints
• HCS12 Core – 16-bitowy procesor HCS12 i. W górę kompatybilny z M68HC11 zestawem instrukcji ii. Stos przerwań i model programisty identyczny jak M68HC11 iii.20-bit ALU iv. Kolejka instrukcji v. Ulepszone adresowanie indeksowane – MEBI (Multiplexed External Bus Interface) – MMC (Module Mapping Control) – INT (Interrupt control) – BKP (Breakpoints) – BDM (Background Debug Module) • CRG (Generator zegara i resetowania) – Wybór niskoprądowego oscylatora Colpittsa lub standardowego oscylatora Pierce'a – PLL – COP watchdog – przerwanie w czasie rzeczywistym – monitor zegara • Porty 8-bitowe i 4-bitowe z funkcją przerwań Podręcznik użytkownika urządzenia — 9S12DT128DGV2/D V02.16 26 Freescale Semiconductor – Filtrowanie cyfrowe – Programowalny spust zbocza narastającego lub opadającego • Pamięć – 128K Flash EEPROM – 2K bajtów EEPROM – 8K bajtów RAM • Dwa 8-kanałowe przetworniki analogowo-cyfrowe – rozdzielczość 10-bitowa – Możliwość zewnętrznego wyzwalania konwersji • Trzy moduły kompatybilne z oprogramowaniem CAN 2.0 A, B o przepustowości 1 M na sekundę – Pięć odbiorczych i trzy nadawcze – Elastyczny filtr identyfikatorów programowalny jako 2 x 32 bity, 4 x 16 bitów lub 8 x 8 bitów – Cztery oddzielne kanały przerwań dla Rx, Tx, błąd i budzenie – Funkcja wybudzania filtra dolnoprzepustowego – Pętla zwrotna do operacji autotestu • Ulepszony zegar przechwytywania – 16-bitowy licznik główny z 7-bitowym preskalerem – 8 programowalnych kanałów przechwytywania lub porównywania wyjść wejściowych – Cztery 8-bitowe lub dwa 16-bitowe akumulatory impulsów • 8 kanałów PWM – Programowalny okres i cykl pracy – 8-bitowy 8-kanałowy lub 16-bitowy 4-kanałowy – Oddzielna kontrola dla każdej szerokości impulsu i cyklu pracy – Wyjścia wyrównane centralnie lub do lewej – Programowalna logika wyboru zegara o szerokim zakresie częstotliwości – Wejście szybkiego wyłączania awaryjnego – Możliwość wykorzystania jako wejścia przerwań • Interfejsy szeregowe – Dwa asynchroniczne interfejsy komunikacji szeregowej (SCI) – Dwa synchroniczne szeregowe interfejsy peryferyjne (SPI) – Byteflight • Podręcznik użytkownika urządzenia Byte Data Link Controller (BDLC) — 9S12DT128DGV2/D V02.16 Freescale Semiconductor 27 • Interfejs sieciowy transmisji danych SAE J1850 klasy B — kompatybilny i zgodny z ISO dla niskich prędkości (<125 Kbps) Serial Data Communications in Automotive Applications • Inter-IC Bus (IIC) – Compatible with I2C Bus standard – Multi-master operation – Software programmable for one of 256 different serial clock frequencies • 112-Pin LQFP and 80-Pin QFP package options – I/O lines with 5V input and drive capability – 5V A/D converter inputs – Operation at 50MHz equivalent to 25MHz Bus Speed – Development support – Single-wire background debug™ mode – On-chip hardware breakpoints
Upewnij się, że Twoje dane kontaktowe są poprawne. Twój wiadomość będzie być wysyłane bezpośrednio do odbiorcy (odbiorców) i nie będą być publicznie wyświetlane. Nigdy nie będziemy dystrybuować ani sprzedawać Twoich osobisty informacji osobom trzecim bez Twoja wyraźna zgoda.