FS32K148UJT0VMHR NXP
Dostępny
FS32K148UJT0VMHR NXP
• Charakterystyka pracy
– Zakres napięcia: od 2,7 V do 5,5 V
– Zakres temperatur otoczenia: od -40 °C do 105 °C w trybie HSRUN, od -40 °C do 150 °C w trybie RUN
• Rdzeń Arm™ Cortex-M4F/M0+, 32-bitowy procesor – Obsługuje częstotliwość do 112 MHz (tryb HSRUN) z 1,25 Dhrystone MIPS na MHz
– Rdzeń Arm oparty na architekturze Armv7 i Thumb-2® ISA
– Zintegrowany cyfrowy procesor sygnałowy (DSP)
– Konfigurowalny zagnieżdżony kontroler przerwań wektorowych (NVIC)
– Pojedyncza precyzyjna jednostka zmiennoprzecinkowa (FPU)
• Interfejsy zegara
– Szybki oscylator zewnętrzny 4 - 40 MHz (SOSC) z zewnętrznym kwadratowym zegarem wejściowym do 50 MHz DC w trybie zegara zewnętrznego
– Szybki wewnętrzny oscylator RC 48 MHz (FIRC)
– Powolny wewnętrzny oscylator RC 8 MHz (SIRC)
– Oscylator małej mocy (LPO) 128 kHz
– Do 112 MHz (HSRUN) Pętla blokady fazowej systemu (SPLL)
– do 20 MHz TCLK i 25 MHz SWD_CLK
– Zewnętrzny zegar licznika czasu rzeczywistego 32 kHz (RTC_CLKIN)
• Zarządzanie energią
– Rdzeń Arm Cortex-M4F/M0+ o niskiej mocy o doskonałej wydajności energetycznej
– Kontroler zarządzania energią (PMC) z wieloma trybami zasilania: HSRUN, RUN, STOP, VLPR i VLPS. Uwaga: CSEc (Security) lub EEPROM zapisuje/kasuje spowoduje wyzwolenie flag błędów w trybie HSRUN (112 MHz), ponieważ ten przypadek użycia nie jest dozwolony do jednoczesnego wykonywania. Urządzenie będzie musiało przełączyć się w tryb RUN (80 MHz), aby wykonać zapis/kasowanie CSEc (Security) lub EEPROM.
– Bramkowanie zegara i praca przy niskim poborze mocy obsługiwane na określonych urządzeniach peryferyjnych.
• Pamięć i interfejsy pamięci
– Do 2 MB programowej pamięci flash z ECC
– 64 KB FlexNVM dla pamięci flash danych z emulacją ECC i EEPROM. Uwaga: CSEc (Security) lub EEPROM zapis/kasowanie spowoduje wyzwolenie flag błędów w trybie HSRUN (112 MHz), ponieważ ten przypadek użycia nie może być wykonywany jednocześnie. Urządzenie będzie musiało przełączyć się w tryb RUN (80 MHz), aby wykonać zapis/kasowanie CSEc (Security) lub EEPROM.
– Do 256 KB z ECC
– Do 4 KB pamięci FlexRAM do użytku jako emulacja lub EEPROM
– Do 4 KB pamięci podręcznej kodu, aby zminimalizować wpływ opóźnień dostępu do pamięci na wydajność
– QuadSPI z obsługą HyperBus™
• Sygnał analogowy mieszany
– Do dwóch 12-bitowych przetworników analogowo-cyfrowych (ADC) z maksymalnie 32 kanałowymi wejściami analogowymi na moduł
– Jeden komparator analogowy (CMP) z wewnętrznym 8-bitowym przetwornikiem cyfrowo-analogowym (DAC)
• Funkcja debugowania
– Port debugowania Serial Wire JTAG (SWJ-DP) łączy się
– Debugowanie punktu obserwacyjnego i śledzenia (DWT)
– Makrokomórka śledzenia oprzyrządowania (ITM)
– Jednostka interfejsu portu testowego (TPIU)
– Jednostka Flash Patch and Breakpoint (FPB)
• Interfejs człowiek-maszyna (HMI)
– Do 156 pinów GPIO z funkcją przerwań
– Przerwanie bez możliwości maskowania (NMI)
• Charakterystyka pracy
– Zakres napięcia: od 2,7 V do 5,5 V
– Zakres temperatur otoczenia: od -40 °C do 105 °C w trybie HSRUN, od -40 °C do 150 °C w trybie RUN
• Rdzeń Arm™ Cortex-M4F/M0+, 32-bitowy procesor – Obsługuje częstotliwość do 112 MHz (tryb HSRUN) z 1,25 Dhrystone MIPS na MHz
– Rdzeń Arm oparty na architekturze Armv7 i Thumb-2® ISA
– Zintegrowany cyfrowy procesor sygnałowy (DSP)
– Konfigurowalny zagnieżdżony kontroler przerwań wektorowych (NVIC)
– Pojedyncza precyzyjna jednostka zmiennoprzecinkowa (FPU)
• Interfejsy zegara
– Szybki oscylator zewnętrzny 4 - 40 MHz (SOSC) z zewnętrznym kwadratowym zegarem wejściowym do 50 MHz DC w trybie zegara zewnętrznego
– Szybki wewnętrzny oscylator RC 48 MHz (FIRC)
– Powolny wewnętrzny oscylator RC 8 MHz (SIRC)
– Oscylator małej mocy (LPO) 128 kHz
– Do 112 MHz (HSRUN) Pętla blokady fazowej systemu (SPLL)
– do 20 MHz TCLK i 25 MHz SWD_CLK
– Zewnętrzny zegar licznika czasu rzeczywistego 32 kHz (RTC_CLKIN)
• Zarządzanie energią
– Rdzeń Arm Cortex-M4F/M0+ o niskiej mocy o doskonałej wydajności energetycznej
– Kontroler zarządzania energią (PMC) z wieloma trybami zasilania: HSRUN, RUN, STOP, VLPR i VLPS. Uwaga: CSEc (Security) lub EEPROM zapisuje/kasuje spowoduje wyzwolenie flag błędów w trybie HSRUN (112 MHz), ponieważ ten przypadek użycia nie jest dozwolony do jednoczesnego wykonywania. Urządzenie będzie musiało przełączyć się w tryb RUN (80 MHz), aby wykonać zapis/kasowanie CSEc (Security) lub EEPROM.
– Bramkowanie zegara i praca przy niskim poborze mocy obsługiwane na określonych urządzeniach peryferyjnych.
• Pamięć i interfejsy pamięci
– Do 2 MB programowej pamięci flash z ECC
– 64 KB FlexNVM dla pamięci flash danych z emulacją ECC i EEPROM. Uwaga: CSEc (Security) lub EEPROM zapis/kasowanie spowoduje wyzwolenie flag błędów w trybie HSRUN (112 MHz), ponieważ ten przypadek użycia nie może być wykonywany jednocześnie. Urządzenie będzie musiało przełączyć się w tryb RUN (80 MHz), aby wykonać zapis/kasowanie CSEc (Security) lub EEPROM.
– Do 256 KB z ECC
– Do 4 KB pamięci FlexRAM do użytku jako emulacja lub EEPROM
– Do 4 KB pamięci podręcznej kodu, aby zminimalizować wpływ opóźnień dostępu do pamięci na wydajność
– QuadSPI z obsługą HyperBus™
• Sygnał analogowy mieszany
– Do dwóch 12-bitowych przetworników analogowo-cyfrowych (ADC) z maksymalnie 32 kanałowymi wejściami analogowymi na moduł
– Jeden komparator analogowy (CMP) z wewnętrznym 8-bitowym przetwornikiem cyfrowo-analogowym (DAC)
• Funkcja debugowania
– Port debugowania Serial Wire JTAG (SWJ-DP) łączy się
– Debugowanie punktu obserwacyjnego i śledzenia (DWT)
– Makrokomórka śledzenia oprzyrządowania (ITM)
– Jednostka interfejsu portu testowego (TPIU)
– Jednostka Flash Patch and Breakpoint (FPB)
• Interfejs człowiek-maszyna (HMI)
– Do 156 pinów GPIO z funkcją przerwań
– Przerwanie bez możliwości maskowania (NMI)
Upewnij się, że Twoje dane kontaktowe są poprawne. Twój wiadomość będzie być wysyłane bezpośrednio do odbiorcy (odbiorców) i nie będą być publicznie wyświetlane. Nigdy nie będziemy dystrybuować ani sprzedawać Twoich osobisty informacji osobom trzecim bez Twoja wyraźna zgoda.