FS32K118LAT0MLHT NXP

FS32K118LAT0MLHT NXP
FS32K118LAT0MLHT NXP
FS32K118LAT0MLHT NXP
FS32K118LAT0MLHT NXP

FS32K118LAT0MLHT NXP

Dostępny
FS32K118LAT0MLHT NXP

• Charakterystyka pracy
– Zakres napięć: 2,7 V do 5,5 V
– Zakres temperatury otoczenia: -40 °C do 105 °C dla trybu HSRUN, -40 °C do 150 °C dla trybu RUN
• Rdzeń Arm™ Cortex-M4F/M0+, 32-bitowy procesor
– Obsługa częstotliwości do 112 MHz (tryb HSRUN) z 1.25 Dhrystone MIPS na MHz
– Arm Core oparty na architekturze Armv7 i Thumb-2® ISA
– Zintegrowany cyfrowy procesor sygnałowy (DSP)
– Konfigurowalny zagnieżdżony wektorowany kontroler przerwań (NVIC)
– Single Precision Floating Point Unit (FPU)
• Interfejsy zegara
– 4 - 40 MHz szybki oscylator zewnętrzny (SOSC) z zewnętrznym zegarem wejściowym DC do 50 MHz w trybie zegara zewnętrznego
– 48 MHz Szybki wewnętrzny oscylator RC (FIRC)
– 8 MHz Wolny wewnętrzny oscylator RC (SIRC)
– Oscylator małej mocy 128 kHz (LPO)
– Pętla blokady fazowej systemu do 112 MHz (HSRUN)
– do 20 MHz TCLK i 25 MHz SWD_CLK
– 32 kHz licznik czasu rzeczywistego zegar zewnętrzny (RTC_CLKIN)
• Zarządzanie energią
– Rdzeń Arm Cortex-M4F/M0+ o niskim poborze mocy o doskonałej sprawności energetycznej
– Kontroler zarządzania energią (PMC) z wieloma trybami zasilania: HSRUN, RUN, STOP, VLPR i VLPS. Uwaga: CSEc (Security) lub EEPROM writes/erase wyzwoli flagi błędów w trybie HSRUN (112 MHz), ponieważ ten przypadek użycia nie może być wykonywany jednocześnie. Urządzenie będzie musiało przełączyć się w tryb RUN (80 MHz), aby wykonać zapis/kasowanie CSEc (Security) lub EEPROM.
– Bramkowanie zegara i praca przy niskim poborze mocy obsługiwane na określonych urządzeniach peryferyjnych.
• Interfejsy pamięci i pamięci
– Do 2 MB pamięci flash programu z ECC
– 64 KB FlexNVM dla pamięci flash z emulacją ECC i EEPROM. Uwaga: CSEc (Security) lub EEPROM zapisy/kasowanie wyzwolą flagi błędów w trybie HSRUN (112 MHz), ponieważ ten przypadek użycia nie może być wykonywany jednocześnie. Urządzenie będzie musiało przełączyć się w tryb RUN (80 MHz), aby wykonać zapis/kasowanie CSEc (Security) lub EEPROM.
– Do 256 KB z ECC
– Do 4 KB pamięci FlexRAM do wykorzystania jako emulacja lub EEPROM
— Do 4 KB pamięci podręcznej kodu w celu zminimalizowania wpływu opóźnień dostępu do pamięci na wydajność
– QuadSPI z obsługą HyperBus™
• Sygnał mieszany analogowy
– Do dwóch 12-bitowych przetworników analogowo-cyfrowych (ADC) z maksymalnie 32-kanałowymi wejściami analogowymi na moduł
– Jeden komparator analogowy (CMP) z wewnętrznym 8-bitowym przetwornikiem cyfrowo-analogowym (DAC)
• Funkcja debugowania
– Połączenie portu Serial Wire JTAG Debug Port (SWJ-DP)
– Debugowanie punktu obserwacyjnego i śledzenia (DWT)
– Instrumentation Trace Macrocell (ITM)
– Test Port Interface Unit (TPIU)
– Patch błysku i jednostki FPB (Flash Patch)
• Interfejs człowiek-maszyna (HMI)
– Do 156 pinów GPIO z funkcją przerwań
– Przerwanie niemaskowalne (NMI)
• Interfejsy komunikacyjne
– Do trzech modułów uniwersalnego odbiornika/nadajnika asynchronicznego małej mocy (LPUART/LIN) z obsługą DMA i niską dostępnością mocy
– Do trzech modułów LPSPI (Serial Peripheral Interface) o niskim poborze mocy z obsługą DMA i niską dostępnością zasilania
– Do dwóch modułów LPI2C (Low Power Inter-Integrated Circuit) z obsługą DMA i niską dostępnością mocy
– Do trzech modułów FlexCAN (z opcjonalną obsługą CAN-FD)
– Moduł FlexIO do emulacji protokołów komunikacyjnych i peryferiów (UART, I2C, SPI, I2S, LIN, PWM, itp.).
– Do jednego 10/100Mbps Ethernet z obsługą IEEE1588 i dwoma modułami Synchronous Audio Interface (SAI).
• Bezpieczeństwo i ochrona
– Cryptographic Services Engine (CSEc) implementuje kompleksowy zestaw funkcji kryptograficznych opisanych w specyfikacji funkcjonalnej SHE (Secure Hardware Extension). Uwaga: CSEc (Security) lub EEPROM zapisy/kasowanie wyzwolą flagi błędów w trybie HSRUN (112 MHz), ponieważ ten przypadek użycia nie może być wykonywany jednocześnie. Urządzenie będzie musiało przełączyć się w tryb RUN (80 MHz), aby wykonać zapis/kasowanie CSEc (Security) lub EEPROM.
– 128-bitowy unikalny numer identyfikacyjny (ID)
– Kod korekcji błędów (ECC) w pamięciach flash i
– Jednostka ochrony pamięci systemowej (System MPU)
– Moduł Cyclic Redundancy Check (CRC)
– Wewnętrzny organ nadzorujący (WDOG)
– Moduł zewnętrznego monitora Watchdog (EWM)
• Czas i kontrola
– Do ośmiu niezależnych 16-bitowych modułów FlexTimers (FTM), oferujących do 64 standardowych kanałów (IC/OC/PWM)
– Jeden 16-bitowy timer niskiego poboru mocy (LPTMR) z elastyczną kontrolą wybudzania
– Dwa programowalne bloki opóźniające (PDB) z elastycznym systemem wyzwalania
– Jeden 32-bitowy timer przerwań niskiego poboru mocy (LPIT) z 4 kanałami
– 32-bitowy licznik czasu rzeczywistego (RTC)
•Pakiet
— 32-pinowe QFN, 48-pinowe LQFP, 64-pinowe LQFP, 100-pinowe LQFP, 100-pinowe MAPBGA, 144-pinowe LQFP, 176-pinowe opcje obudowy LQFP
• 16-kanałowy DMA z maksymalnie 63 źródłami żądań za pomocą DMAMUX
") }))

Wskazówki dotyczące uzyskiwania dokładnych ofert od dostawców. Prosimy o podanie w zapytaniu następujących informacji:
1. Informacje osobiste lub biznesowe
2. Podaj szczegółowe zapytanie o produkt
3. Zapytanie o MOQ, cenę jednostkową itp




Upewnij się, że Twoje dane kontaktowe są poprawne. Twoja wiadomość zostanie wysłana bezpośrednio do odbiorcy (odbiorców) i nie będzie wyświetlana publicznie. Nigdy nie będziemy rozpowszechniać ani sprzedawać Twoich danych osobowych stronom trzecim bez Twojej wyraźnej zgody.